Technologies pour la CAO
Les travaux de recherche visent à développer des modèles compacts pour les dispositifs consacrés aux circuits analogiques et mixtes. L’objectif est d’apporter des solutions simples, numériquement efficaces et proches de la physique du dispositif. Le premier sujet de recherches traite de la modélisation compacte des transistors MOSFET conventionnels, dits bulk, fortement submicroniques. Il fait l’objet d’une collaboration étroite avec le groupe EKV (LEG-EPFL). Parallèlement à la modélisation compacte des dispositifs CMOS fortement submicroniques, l’étude et la modélisation des transistors multi-grilles (MOSFET à double grille, FinFET) et des transistors à nanotubes de carbone (CNTFET) sont devenues prioritaires. Ces dispositifs devant succéder aux MOSFET conventionnels, ils exigent un effort de recherche important. Il est donc indispensable de développer des modèles performants prenant en compte les nouvelles caractéristiques de ces dispositifs dans le but d’établir un lien fort entre les aspects technologiques et systèmes. Le dernier sujet de recherches concerne la modélisation des systèmes à signaux mixtes avec le langage VHDL-AMS.